詞條
詞條說(shuō)明
區(qū)別LDO是一種微功耗的低壓差線性穩(wěn)壓器,它通常具有較低的自有噪聲和較高的電源抑制比PSRR(Power Supply Rejection Ratio)。LDO是新一代的集成電路穩(wěn)壓器,它與三端穩(wěn)壓器較大的不同點(diǎn)在于,LDO是一個(gè)自耗很低的微型片上系統(tǒng)(SoC)。它可用于電流主通道控制,芯片上集成了具有較低線上導(dǎo)通電阻的MOSFET,肖特基二極管、取樣電阻和分壓電阻等硬件電路,并具有過(guò)流保護(hù)、過(guò)溫
FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為**集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。FPGA 器件屬于**集成電路中的一種半定制電路,是可編程的邏輯列陣,能夠有效的解決原有的器件門電路數(shù)較少的問(wèn)題。FPGA 的基本結(jié)構(gòu)包括可編程
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB(Configurable Logic Block)、輸入輸出模塊IOB(Input Output Block)和內(nèi)部連線(Interconnect)三個(gè)部分。 現(xiàn)場(chǎng)可編程門陣列(FPGA)是可編程器件,與傳統(tǒng)邏輯電路和門陣列(如PAL,GAL及CPLD器件)相比,F(xiàn)PGA具有不同的結(jié)構(gòu)。
優(yōu)點(diǎn)FPGA的優(yōu)點(diǎn)如下:(1) FPGA由邏輯單元、RAM、乘法器等硬件資源組成,通過(guò)將這些硬件資源合理組織,可實(shí)現(xiàn)乘法器、寄存器、地址發(fā)生器等硬件電路。(2) FPGA可通過(guò)使用框圖或者Verilog HDL來(lái)設(shè)計(jì),從簡(jiǎn)單的門電路到FIR或者FFT電路。 [5]?(3) FPGA可無(wú)限地重新編程,加載一個(gè)新的設(shè)計(jì)方案只需幾百毫秒,利用重配置可以減少硬件的開(kāi)銷。(4) FPGA的工作頻率
公司名: 深圳市科電電子有限公司
聯(lián)系人: 聶紹明
電 話: 13243662666
手 機(jī): 13823729687
微 信: 13823729687
地 址: 廣東深圳寶安區(qū)31區(qū)水口花園6片37號(hào)205
郵 編:
網(wǎng) 址: chuangke18.b2b168.com
公司名: 深圳市科電電子有限公司
聯(lián)系人: 聶紹明
手 機(jī): 13823729687
電 話: 13243662666
地 址: 廣東深圳寶安區(qū)31區(qū)水口花園6片37號(hào)205
郵 編:
網(wǎng) 址: chuangke18.b2b168.com